Reliability-Aware Circuit Design for High Speed Communication Systems - CNRS - Centre national de la recherche scientifique Accéder directement au contenu
Communication Dans Un Congrès Année : 2017
Fichier non déposé

Dates et versions

hal-02511649 , version 1 (18-03-2020)

Identifiants

  • HAL Id : hal-02511649 , version 1

Citer

Mukherjee Chhandak, Bertrand Ardouin, Jean-Yves Dupuy, Virginie Nodjiadjim, Muriel Riet, et al.. Reliability-Aware Circuit Design for High Speed Communication Systems. XIIème Colloque du GdR SOC2, Jun 2017, Bordeaux, France. ⟨hal-02511649⟩
25 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More